EFR32 Blue Gecko 1 Software Documentation  efr32bg1-doc-5.1.2
efr32bg1p_fpueh.h File Reference

Detailed Description

EFR32BG1P_FPUEH register and bit field definitions.

Version
5.1.2

License

Copyright 2017 Silicon Laboratories, Inc. http://www.silabs.com

Permission is granted to anyone to use this software for any purpose, including commercial applications, and to alter it and redistribute it freely, subject to the following restrictions:

  1. The origin of this software must not be misrepresented; you must not claim that you wrote the original software.
  2. Altered source versions must be plainly marked as such, and must not be misrepresented as being the original software.
  3. This notice may not be removed or altered from any source distribution.

DISCLAIMER OF WARRANTY/LIMITATION OF REMEDIES: Silicon Laboratories, Inc. has no obligation to support this Software. Silicon Laboratories, Inc. is providing the Software "AS IS", with no express or implied warranties of any kind, including, but not limited to, any implied warranties of merchantability or fitness for any particular purpose or warranties against infringement of any proprietary rights of a third party.

Silicon Laboratories, Inc. will not be liable for any consequential, incidental, or special damages, or any other relief, or for any claim by any third party, arising from your use of this Software.

Definition in file efr32bg1p_fpueh.h.

Go to the source code of this file.

Data Structures

struct  FPUEH_TypeDef
 

Macros

#define _FPUEH_IEN_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPDZC_MASK   0x2UL
 
#define _FPUEH_IEN_FPDZC_SHIFT   1
 
#define _FPUEH_IEN_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIDC_MASK   0x10UL
 
#define _FPUEH_IEN_FPIDC_SHIFT   4
 
#define _FPUEH_IEN_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIOC_MASK   0x1UL
 
#define _FPUEH_IEN_FPIOC_SHIFT   0
 
#define _FPUEH_IEN_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPIXC_MASK   0x20UL
 
#define _FPUEH_IEN_FPIXC_SHIFT   5
 
#define _FPUEH_IEN_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPOFC_MASK   0x8UL
 
#define _FPUEH_IEN_FPOFC_SHIFT   3
 
#define _FPUEH_IEN_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IEN_FPUFC_MASK   0x4UL
 
#define _FPUEH_IEN_FPUFC_SHIFT   2
 
#define _FPUEH_IEN_MASK   0x0000003FUL
 
#define _FPUEH_IEN_RESETVALUE   0x00000000UL
 
#define _FPUEH_IF_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPDZC_MASK   0x2UL
 
#define _FPUEH_IF_FPDZC_SHIFT   1
 
#define _FPUEH_IF_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIDC_MASK   0x10UL
 
#define _FPUEH_IF_FPIDC_SHIFT   4
 
#define _FPUEH_IF_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIOC_MASK   0x1UL
 
#define _FPUEH_IF_FPIOC_SHIFT   0
 
#define _FPUEH_IF_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPIXC_MASK   0x20UL
 
#define _FPUEH_IF_FPIXC_SHIFT   5
 
#define _FPUEH_IF_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPOFC_MASK   0x8UL
 
#define _FPUEH_IF_FPOFC_SHIFT   3
 
#define _FPUEH_IF_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IF_FPUFC_MASK   0x4UL
 
#define _FPUEH_IF_FPUFC_SHIFT   2
 
#define _FPUEH_IF_MASK   0x0000003FUL
 
#define _FPUEH_IF_RESETVALUE   0x00000000UL
 
#define _FPUEH_IFC_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPDZC_MASK   0x2UL
 
#define _FPUEH_IFC_FPDZC_SHIFT   1
 
#define _FPUEH_IFC_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIDC_MASK   0x10UL
 
#define _FPUEH_IFC_FPIDC_SHIFT   4
 
#define _FPUEH_IFC_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIOC_MASK   0x1UL
 
#define _FPUEH_IFC_FPIOC_SHIFT   0
 
#define _FPUEH_IFC_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPIXC_MASK   0x20UL
 
#define _FPUEH_IFC_FPIXC_SHIFT   5
 
#define _FPUEH_IFC_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPOFC_MASK   0x8UL
 
#define _FPUEH_IFC_FPOFC_SHIFT   3
 
#define _FPUEH_IFC_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFC_FPUFC_MASK   0x4UL
 
#define _FPUEH_IFC_FPUFC_SHIFT   2
 
#define _FPUEH_IFC_MASK   0x0000003FUL
 
#define _FPUEH_IFC_RESETVALUE   0x00000000UL
 
#define _FPUEH_IFS_FPDZC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPDZC_MASK   0x2UL
 
#define _FPUEH_IFS_FPDZC_SHIFT   1
 
#define _FPUEH_IFS_FPIDC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIDC_MASK   0x10UL
 
#define _FPUEH_IFS_FPIDC_SHIFT   4
 
#define _FPUEH_IFS_FPIOC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIOC_MASK   0x1UL
 
#define _FPUEH_IFS_FPIOC_SHIFT   0
 
#define _FPUEH_IFS_FPIXC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPIXC_MASK   0x20UL
 
#define _FPUEH_IFS_FPIXC_SHIFT   5
 
#define _FPUEH_IFS_FPOFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPOFC_MASK   0x8UL
 
#define _FPUEH_IFS_FPOFC_SHIFT   3
 
#define _FPUEH_IFS_FPUFC_DEFAULT   0x00000000UL
 
#define _FPUEH_IFS_FPUFC_MASK   0x4UL
 
#define _FPUEH_IFS_FPUFC_SHIFT   2
 
#define _FPUEH_IFS_MASK   0x0000003FUL
 
#define _FPUEH_IFS_RESETVALUE   0x00000000UL
 
#define FPUEH_IEN_FPDZC   (0x1UL << 1)
 
#define FPUEH_IEN_FPDZC_DEFAULT   (_FPUEH_IEN_FPDZC_DEFAULT << 1)
 
#define FPUEH_IEN_FPIDC   (0x1UL << 4)
 
#define FPUEH_IEN_FPIDC_DEFAULT   (_FPUEH_IEN_FPIDC_DEFAULT << 4)
 
#define FPUEH_IEN_FPIOC   (0x1UL << 0)
 
#define FPUEH_IEN_FPIOC_DEFAULT   (_FPUEH_IEN_FPIOC_DEFAULT << 0)
 
#define FPUEH_IEN_FPIXC   (0x1UL << 5)
 
#define FPUEH_IEN_FPIXC_DEFAULT   (_FPUEH_IEN_FPIXC_DEFAULT << 5)
 
#define FPUEH_IEN_FPOFC   (0x1UL << 3)
 
#define FPUEH_IEN_FPOFC_DEFAULT   (_FPUEH_IEN_FPOFC_DEFAULT << 3)
 
#define FPUEH_IEN_FPUFC   (0x1UL << 2)
 
#define FPUEH_IEN_FPUFC_DEFAULT   (_FPUEH_IEN_FPUFC_DEFAULT << 2)
 
#define FPUEH_IF_FPDZC   (0x1UL << 1)
 
#define FPUEH_IF_FPDZC_DEFAULT   (_FPUEH_IF_FPDZC_DEFAULT << 1)
 
#define FPUEH_IF_FPIDC   (0x1UL << 4)
 
#define FPUEH_IF_FPIDC_DEFAULT   (_FPUEH_IF_FPIDC_DEFAULT << 4)
 
#define FPUEH_IF_FPIOC   (0x1UL << 0)
 
#define FPUEH_IF_FPIOC_DEFAULT   (_FPUEH_IF_FPIOC_DEFAULT << 0)
 
#define FPUEH_IF_FPIXC   (0x1UL << 5)
 
#define FPUEH_IF_FPIXC_DEFAULT   (_FPUEH_IF_FPIXC_DEFAULT << 5)
 
#define FPUEH_IF_FPOFC   (0x1UL << 3)
 
#define FPUEH_IF_FPOFC_DEFAULT   (_FPUEH_IF_FPOFC_DEFAULT << 3)
 
#define FPUEH_IF_FPUFC   (0x1UL << 2)
 
#define FPUEH_IF_FPUFC_DEFAULT   (_FPUEH_IF_FPUFC_DEFAULT << 2)
 
#define FPUEH_IFC_FPDZC   (0x1UL << 1)
 
#define FPUEH_IFC_FPDZC_DEFAULT   (_FPUEH_IFC_FPDZC_DEFAULT << 1)
 
#define FPUEH_IFC_FPIDC   (0x1UL << 4)
 
#define FPUEH_IFC_FPIDC_DEFAULT   (_FPUEH_IFC_FPIDC_DEFAULT << 4)
 
#define FPUEH_IFC_FPIOC   (0x1UL << 0)
 
#define FPUEH_IFC_FPIOC_DEFAULT   (_FPUEH_IFC_FPIOC_DEFAULT << 0)
 
#define FPUEH_IFC_FPIXC   (0x1UL << 5)
 
#define FPUEH_IFC_FPIXC_DEFAULT   (_FPUEH_IFC_FPIXC_DEFAULT << 5)
 
#define FPUEH_IFC_FPOFC   (0x1UL << 3)
 
#define FPUEH_IFC_FPOFC_DEFAULT   (_FPUEH_IFC_FPOFC_DEFAULT << 3)
 
#define FPUEH_IFC_FPUFC   (0x1UL << 2)
 
#define FPUEH_IFC_FPUFC_DEFAULT   (_FPUEH_IFC_FPUFC_DEFAULT << 2)
 
#define FPUEH_IFS_FPDZC   (0x1UL << 1)
 
#define FPUEH_IFS_FPDZC_DEFAULT   (_FPUEH_IFS_FPDZC_DEFAULT << 1)
 
#define FPUEH_IFS_FPIDC   (0x1UL << 4)
 
#define FPUEH_IFS_FPIDC_DEFAULT   (_FPUEH_IFS_FPIDC_DEFAULT << 4)
 
#define FPUEH_IFS_FPIOC   (0x1UL << 0)
 
#define FPUEH_IFS_FPIOC_DEFAULT   (_FPUEH_IFS_FPIOC_DEFAULT << 0)
 
#define FPUEH_IFS_FPIXC   (0x1UL << 5)
 
#define FPUEH_IFS_FPIXC_DEFAULT   (_FPUEH_IFS_FPIXC_DEFAULT << 5)
 
#define FPUEH_IFS_FPOFC   (0x1UL << 3)
 
#define FPUEH_IFS_FPOFC_DEFAULT   (_FPUEH_IFS_FPOFC_DEFAULT << 3)
 
#define FPUEH_IFS_FPUFC   (0x1UL << 2)
 
#define FPUEH_IFS_FPUFC_DEFAULT   (_FPUEH_IFS_FPUFC_DEFAULT << 2)